| 品牌: | TI/德州仪器 |
| 型号: | SN65LVDS301ZQER |
| 封装: | SOP |
| 批号: | 2035+ |
| 数量: | 7500 |
| 制造商: | Texas Instruments |
| 产品种类: | 串行器/解串器 - Serdes |
| RoHS: | 是 |
| 数据速率: | 1.755 Gb/s |
| 输入类型: | CMOS |
| 输出类型: | SubLVDS |
| 输入端数量: | 27 Input |
| 输出端数量: | 3 Output |
| 工作电源电压: | 1.65 V to 1.95 V |
| 最小工作温度: | - 40 C |
| 最大工作温度: | + 85 C |
| 安装风格: | SMD/SMT |
| 封装 / 箱体: | BGA-Microstar-Junior-80 |
| 系列: | SN65LVDS301 |
| 湿度敏感性: | Yes |
| 电源电压-最大: | 1.95 V |
| 电源电压-最小: | 1.65 V |
| 单位重量: | 55 mg |
SN65LVDS301串行器设备将27个并行数据输入转换为1、2或3个子低电压差分信号(SubLVDS)串行输出。它从并行CMOS输入接口加载一个具有24个像素位和3个控制位的移位寄存器。除了27个数据位之外,该设备还将一个奇偶校验位和两个保留位添加到一个30位的数据字中。每个字通过像素时钟(PCLK)锁存到设备中。奇偶校验位(奇数奇偶校验)允许接收器检测单个比特错误。串行移位寄存器以像素时钟数据速率的30、15或10倍上传,具体取决于所使用的串行链路的数量。像素时钟的副本在单独的差分输出上输出。FPC布线通常将SN65LVDS301与显示器互连。与并行信号相比,LVDS301输出显著降低了互连的EMI超过20 dB。装置本身的电磁发射非常低,符合SAE J1752/3“M”-规范。(见图6-22)SN65LVDS301的特点是在-40°C至85°C的环境空气温度下运行。所有CMOS输入都提供故障保护功能,以保护它们在通电期间免受损坏,并避免电流在通电过程中流入设备输入。当VDD在0V和1.65V之间时,可以向所有CMOS输入施加高达2.165V的输入电压。